layouts et portes logiques

Dans un sujet parallèle, j’ai expliqué comment retrouver les schémas des portes logiques. ( ici)

Ce « trick » et aussi très utile pour étudier les layouts de ces mêmes portes logiques. 

Comment ça marche ?

Tout d’abord il faut retrouver les transistors sur les layouts. Ils se trouvent là ou les gates sont au dessus des régions actives. Sur l’exemple suivant, il y a donc 4 transistors : 2 Nmos et 2 Pmos.

 

layout d'une porte Nand2

 

Une fois les transistors identifiés, il suffit d’appliquer l’astuce vue précédemment.

De la sortie Y à la masse, le courant dû à la décharge de la charge passe par le NmosB ET le NmosA. C’est donc le layout d’une porte Nand2. Le schéma suivant pourra peut être vous aider à comprendre.

 

 
Ensuite il faut vérifier que l’étage des Pmos soit correct. Les Pmos sont bien en parallèles, donc tout va bien.

 

Amusons nous !

Sauriez vous retrouver la porte logique designée ci dessous ?

 

layout d'une Nor2

 

Il faut identifier les transistors, puis utiliser la même méthode. De la sortie Y à la masse, le courant va passer par le NmosB OU le NmosA. C’est donc tout simplement le layout d’une porte Nor2.

Amusons nous toujours plus.

Les portes logiques représentées si dessus ne devraient plus avoir de secrets pour vous. Tentez de les retrouver avec ce petit « trick ». Dans le désordre, il y a une Nand3, une Nor3 et une not(C+AB).

layout d'une Nor3 layout d'une porte not( C+AB )layout d'une Nand3

Amusez vous bien,….

Laisser un commentaire

Votre adresse de messagerie ne sera pas publiée. Les champs obligatoires sont indiqués avec *